طراحی رگولاتور ولتاژ خطی نویز پایین CMOS توسط مرجع ولتاژ شکاف باند
ارسال شده توسط:Papersimتاریخ ارسال: 2017/04/10در دیدگاهها برای طراحی رگولاتور ولتاژ خطی نویز پایین CMOS توسط مرجع ولتاژ شکاف باند بسته هستند
هدف ، طراحی رگولاتور ولتاژ خطی نویز پایین CMOS توسط مرجع ولتاژ شکاف باند
مرجع ولتاژ علاوه بر مدارات آنالوگ در مدارات مجتمع دیجیتال مثل ECL نیز به وفور استفاده می شود، چرا که در مدارات دیجیتال هرنوع نویزی به شدت در عملکرد آنها تاثیر می گذارد. بخش مهمی از طراحی مدارات مجتمع طراحی و پیاده سازی همین مراجع ولتاژ به صورت on-chip یعنی برروی تراشه است. هدف از طراحی و شبیه سازی این مقاله ، طراحی یک مرجع ولتاژ شکاف باند با حساسیت بسیار کم به تغییرات دماست که توان مصرفی پایینی دارد. این مقاله چنین مرجع ولتاژی را در رگولاتور ولتاژ خطی با افت بسیار کم (LDO) به کار برده است.
در رگولاتور ولتاژ که ولتاژ مرجع آن توسط یک مرجع شکاف باند تامین می شود، دیودهای سری، نسبت مساحت موثر پیوندی را افزایش داده و به این طریق نویز خروجی رگولاتور را کاهش می دهند. تکنیک استفاده شده در این فرآیند برای کاهش نویز خروجی استفاده از دیودهای استک شده است.
نتیجه گیری
هدف از شبیه سازی این پروژه، ارایه طراحی یک مرجع ولتاژ شکاف باند با حساسیت بسیار کم به تغییرات دماست که توان مصرفی پایینی دارد. ما چنین مرجع ولتاژی را در رگولاتور ولتاژ خطی با افت بسیار کم (LDO) به کار برده ایم. و چنین مرجع ولتاژ شکاف باندی را در تکنولوژی ۰٫۱۸um CMOS طراحی و شبیه سازی کردیم و با تست های مختلفی نشان دادیم که مرجع ولتاژ شبیه سازی شده کاملا منطبق با هدف از پیش تعیین شده می باشد تست دمایی نیز نشان می دهد که مرجع ولتاژ شبیه سازی شده در محدوده دمایی کاری خود کاملا مستقل از دما است و این همان عملی است که از مرجع ولتاژ بندگپ انتظار می رود.
طراحی رگولاتور ولتاژ خطی نویز پایین CMOS توسط مرجع ولتاژ شکاف باند
A Low Noise CMOS Low Dropout Regulator with an Area-Efficient Bandgap Reference
Published in: IEEE, Transactions
Date of Publication: May, 2009
برای مشاهده مقاله ؛ تصویر فوق را کلیک کنید تا دانلود شود
مشخصات شبیه ساز:
کارشناس ارشد الکترونیک
دانشگاه فردوسی مشهد
محتویات :
اصل مقاله
پیاده سازی شده در ADS
گزارش و تحلیل کامل مقاله منطبق بر خروجی ها بصورت Word