شما اینجائید:خانه»سمینار کارشناسی ارشد»مطالعه و بررسی روش های رایج طراحی مدار مرجع ولتاژ شکاف باند
مطالعه و بررسی روش های رایج طراحی مدار مرجع ولتاژ شکاف باند
ارسال شده توسط:Papersimتاریخ ارسال: 2016/10/28در سمینار کارشناسی ارشددیدگاهها برای مطالعه و بررسی روش های رایج طراحی مدار مرجع ولتاژ شکاف باند بسته هستند
هدف ما مطالعه و بررسی روش های رایج طراحی مدار مرجع ولتاژ شکاف باند
مرجع ولتاژ از جمله بلوک های اصلی سازنده مدارات آنالوگ مخصوصا در سیستم های پردازش داده نظیر مبدلهای داده آنالوگ به دیجیتال و مبدلهای دیجیتال به آنالوگ است. از سایر کاربردهای آن می توان به حافظه های با دسترسی تصادفی دینامیکی (DRAM)، حافظه هایFlash، منابع بایاس DC، منابع جریان، و مدارات تولید ولتاژ تغذیه اشاره کرد.به علاوه آنکه عملکرد و دقت کد کننده ها و کدگشاها، و همین طور دقت تبدیل در بلوک های پردازش سیگنال در سیستم های مبدل داده شدیدا به دقت ولتاژ مرجع ولتاژ وابسته است .
مرجع ولتاژ علاوه بر مدارات آنالوگ در مدارات مجتمع دیجیتال مثل ECL نیز به وفور استفاده می شود، چرا که در مدارات دیجیتال هرنوع نویزی به شدت در عملکرد آنها تاثیر می گذارد. بخش مهمی از طراحی مدارات مجتمع طراحی و پیاده سازی همین مراجع ولتاژ به صورت on-chipیعنی برروی تراشه است.
عنوان:
مطالعه و بررسی روش های رایج طراحی مدار مرجع ولتاژ شکاف باند
فهرست
فصل اول) آشنایی با اصول عملکردی مراجع ولتاژ بندگپ
۵
۱-مقدمه
۶
۲- طراحی مدارات مرجع ولتاژ بندگپ
۶
۲-۱- تکنیک اول
۷
۲-۲- تکنیک دوم
۸
۲-۳- تکنیک سوم
۹
۲-۳-۱- بخش اول) پیوند PN
۹
۲-۳-۲- بخش دوم) ترانزیستور BJT
۱۲
فصل دوم) انواع مدارهای بندگپ ارائه شده در مقالات گوناگون
۱۸
۱-مقدمه
۱۹
۲-مدارهای بر پایه ترانزیستورهای Bipolar
۲۱
۲-۱-مدار پایه ای Brokaw
۲۱
۲-۲-مدار بهبودیافته Brokaw
۲۳
۲-۳-تکنیکی برای کاهش اثر β محدود ترانزیستورها
۲۴
۲-۴-مدار بندگپ ساده بدون آپ امپ
۲۸
۲-۵-مدار بندگپ با ترانزیستورهای فقط NPN
۲۹
۳-مدارهای بر پایه ترانزیستورهای CMOS
۳۰
۳-۱-اولین نمونه مدار BGR پیاده سازی شده در تکنولوژی CMOS
۳۱
۳-۲-مدار BGR شماره ۲ مورد بررسی در تکنولوژی CMOS
۳۴
۳-۳- مدار BGR شماره ۳مورد بررسی در تکنولوژی CMOS
۳۵
۳-۴- مدار BGR شماره ۴مورد بررسی در تکنولوژی CMOS
۳۶
۳-۵-مدار BGR شماره ۵مورد بررسی در تکنولوژی CMOS
۳۷
۳-۶- مدار BGR شماره ۶مورد بررسی در تکنولوژی CMOS
۳۹
۳-۷- مدار BGR شماره ۷مورد بررسی در تکنولوژی CMOS
۴۰
۳-۸-مدار BGR شماره ۸مورد بررسی در تکنولوژی CMOS
۴۲
۳-۸-۱- تکنیک اول
۴۲
۳-۸-۲- تکنیک دوم
۴۳
۳-۹- مدار BGR شماره ۹: مرجع ولتاژ کم توان ولتاژ پایین
۴۵
۳-۱۰- مدار BGR شماره ۱۰ مورد بررسی در تکنولوژی CMOS
۴۷
۳-۱۱- مدار BGR شماره ۱۱ مورد بررسی در تکنولوژی CMOS
۵۲
۳-۱۲- مدار BGR شماره ۱۲مورد بررسی در تکنولوژی CMOS
۵۳
۳-۱۳- مدار BGR شماره ۱۳مورد بررسی در تکنولوژی CMOS
۵۸
۴-مشکلات پیش رو در طراحی مدارات مرجع BGR در تکنولوژی CMOS